第一篇
軟件無線電系統概述及仿真
1. 軟件無線電系統概述
2. 軟件無線電的三種結構形式
3. SignalTAP II 的設計方法和技巧
4. 邏輯分析儀仿真設計
第二(er)篇 基于FPGA/CPLD的數據采集系統工(gong)(gong)程(cheng)應用與工(gong)(gong)程(cheng)課題(ti)實訓
1. Nyquist采樣以及可以實現頻譜搬移的帶通采樣(欠采樣)
2. 如何通過帶通采樣實現下變頻
3. 在實時通信系統中如何選取適當的采樣頻率去除混疊信號
4. 基于FPGA/CPLD的帶通采樣(欠采樣)工程應用(yong)以及工程課題實訓(xun)
第三篇 基于FPGA/CPLD的數字濾波器工程應用與工程課題實訓
1. CIC濾波器算法原理
2. 基于FPGA/CPLD的濾波器工程應用以及工程課題實訓
3. 基于FPGA/CPLD的高斯白噪聲信號工程應用以及工程課題實訓
4. 乘累加結構以及分布式算法的FIR數字濾波器
5. MATLAB如何產生濾波器系數
6. 基于FPGA/CPLD的FIR數字濾波器工程應用以及工程課題實訓
7. 基于FPGA/CPLD的(de)高(gao)斯濾波器工程應用以及工程課題(ti)實訓
第四篇 基于FPGA/CPLD的數字上下變頻工程應用與工程課題實訓
1. 基于FPGA/CPLD的載波NCO產生原理與工程應用
2. 基于FPGA/CPLD的數字上變頻原理與工程應用
3. 基于FPGA/CPLD的數字下變頻原理與工程應用
4. 基(ji)于FPGA/CPLD的(de)數字上下變頻工(gong)程課題實訓
第五篇 基于FPGA/CPLD的數字調制解調工程應用與工程課題實訓
1. 數字調制解調的基本原理、設計方法以及影響選擇數字調制方式的因素
2. 基于FPGA/CPLD的BPSK調制解調工程應用
3. 基于FPGA/CPLD的BPSK調制解調工程實驗
4. 基于FPGA/CPLD的ASK調制解調工程應用以及工程課題實訓
5. 基于FPGA/CPLD的PSK調制解調工程應用以及工程課題實訓
6. 基于FPGA/CPLD的MSK調制解調工程應用以及工程課題實訓
7. 基于FPGA/CPLD的(de)GMSK調(diao)制(zhi)解調(diao)工程應用以及工程課題實訓
第六篇 基于FPGA/CPLD的單頻正弦信號產生工程應用與工程課題實訓
1. 單頻正弦信號產生工作原理
2. 單頻正弦信號產生工程應用
3. 單頻(pin)正弦(xian)信號(hao)產生實驗
第七篇 偽隨機m序列產生和高斯白噪聲信號產生工程應用與工程課題實訓
1. 基于FPGA/CPLD的偽隨機m序列產生工程應用與工程課題實訓
2. 基于FPGA/CPLD的高斯白噪聲信號產生工程應用與工程課題實訓
3. 基(ji)于FPGA/CPLD的高(gao)斯白(bai)噪聲(sheng)信號(hao)產(chan)生實(shi)驗(yan)
第八篇 基于FPGA/CPLD的多速率信號處理工程應用與工程課題實訓
1. 多速率信號處理概述以及取樣率變換性質
2. 基于FPGA/CPLD的抽取工程應用以及工程課題實訓
3. 基于FPGA/CPLD的插值工程應用以及工程課題實訓(xun)
第九篇 基于FPGA/CPLD的同步技術工程應用與工程課題實訓
1. 基于FPGA/CPLD的載波同步工程應用與工程課題實訓
2. 基于FPGA/CPLD的位(碼元)同步工程應用與工程課題實訓
3. 基于(yu)FPGA/CPLD的幀同步工程(cheng)應用與工程(cheng)課題實訓
第十篇(pian) 項目(mu)實訓 項目(mu)名(ming)稱:基于BPSK調(diao)制(zhi)解(jie)調(diao)的高(gao)速數字化無線(xian)通信系統 核心(xin)技術:碼NCO、成形濾(lv)波(bo)器、載波(bo)NCO、高(gao)斯(si)(si)白噪聲、數字下變頻(pin)、BPSK調(diao)制(zhi)解(jie)調(diao)、CIC濾(lv)波(bo)器、載波(bo)環(huan)跟蹤(科斯(si)(si)塔(ta)斯(si)(si)Costas環(huan))、數字上變頻(pin)、高(gao)斯(si)(si)濾(lv)波(bo)、抽取(qu)、插值、低通濾(lv)波(bo)。(注:這些核心(xin)技術全部是通過軟件編程的方(fang)式實現)
項目主要內容:
該通(tong)(tong)(tong)信(xin)(xin)(xin)系統有(you)兩部(bu)(bu)分組成,一部(bu)(bu)分為高速數(shu)字化(hua)無線通(tong)(tong)(tong)信(xin)(xin)(xin)發射(she)機(ji)(ji),一部(bu)(bu)分為高速數(shu)字化(hua)無線通(tong)(tong)(tong)信(xin)(xin)(xin)接(jie)收(shou)機(ji)(ji)。 在(zai)基于(yu)FPGA設計的(de)高速數(shu)字化(hua)無線通(tong)(tong)(tong)信(xin)(xin)(xin)發射(she)機(ji)(ji)中,信(xin)(xin)(xin)源(yuan)碼經過低通(tong)(tong)(tong)濾波等變換(huan)后進行BPSK調(diao)制(zhi),然后再(zai)(zai)通(tong)(tong)(tong)過數(shu)字上(shang)變頻(pin)將基帶信(xin)(xin)(xin)號(hao)混頻(pin)到(dao)中頻(pin)信(xin)(xin)(xin)號(hao),再(zai)(zai)經過濾波后送D/A轉換(huan)器輸(shu)出射(she)頻(pin)信(xin)(xin)(xin)號(hao)。以上(shang)這些工(gong)作全部(bu)(bu)是(shi)在(zai)FPGA內通(tong)(tong)(tong)過Verilog編程實現。 |