第一篇
軟件無線電系統概述及仿真
1. 軟件無線電系統概述
2. 軟件無線電的三種結構形式
3. SignalTAP II 的設計方法和技巧
4. 邏輯分析儀仿真設計
第二篇 基(ji)于FPGA/CPLD的(de)數據采(cai)集系統工程(cheng)應用與工程(cheng)課題實訓(xun)
1. Nyquist采樣以及可以實現頻譜搬移的帶通采樣(欠采樣)
2. 如何通過帶通采樣實現下變頻
3. 在實時通信系統中如何選取適當的采樣頻率去除混疊信號
4. 基(ji)于(yu)FPGA/CPLD的帶(dai)通采樣(欠采樣)工(gong)程應用(yong)以(yi)及(ji)工(gong)程課題實訓(xun)
第三篇 基于FPGA/CPLD的數字濾波器工程應用與工程課題實訓
1. CIC濾波器算法原理
2. 基于FPGA/CPLD的濾波器工程應用以及工程課題實訓
3. 基于FPGA/CPLD的高斯白噪聲信號工程應用以及工程課題實訓
4. 乘累加結構以及分布式算法的FIR數字濾波器
5. MATLAB如何產生濾波器系數
6. 基于FPGA/CPLD的FIR數字濾波器工程應用以及工程課題實訓
7. 基于FPGA/CPLD的高斯濾(lv)波(bo)器工程應(ying)用以及工程課(ke)題實訓(xun)
第四篇 基于FPGA/CPLD的數字上下變頻工程應用與工程課題實訓
1. 基于FPGA/CPLD的載波NCO產生原理與工程應用
2. 基于FPGA/CPLD的數字上變頻原理與工程應用
3. 基于FPGA/CPLD的數字下變頻原理與工程應用
4. 基(ji)于FPGA/CPLD的(de)數(shu)字上下變頻(pin)工(gong)程課題實訓(xun)
第五篇 基于FPGA/CPLD的數字調制解調工程應用與工程課題實訓
1. 數字調制解調的基本原理、設計方法以及影響選擇數字調制方式的因素
2. 基于FPGA/CPLD的BPSK調制解調工程應用
3. 基于FPGA/CPLD的BPSK調制解調工程實驗
4. 基于FPGA/CPLD的ASK調制解調工程應用以及工程課題實訓
5. 基于FPGA/CPLD的PSK調制解調工程應用以及工程課題實訓
6. 基于FPGA/CPLD的MSK調制解調工程應用以及工程課題實訓
7. 基(ji)于FPGA/CPLD的GMSK調制解調工(gong)程(cheng)應(ying)用(yong)以及工(gong)程(cheng)課(ke)題實訓
第六篇 基于FPGA/CPLD的單頻正弦信號產生工程應用與工程課題實訓
1. 單頻正弦信號產生工作原理
2. 單頻正弦信號產生工程應用
3. 單頻(pin)正弦信號產(chan)生實(shi)驗
第七篇 偽隨機m序列產生和高斯白噪聲信號產生工程應用與工程課題實訓
1. 基于FPGA/CPLD的偽隨機m序列產生工程應用與工程課題實訓
2. 基于FPGA/CPLD的高斯白噪聲信號產生工程應用與工程課題實訓
3. 基于(yu)FPGA/CPLD的高斯(si)白噪聲信號產生實(shi)驗(yan)
第八篇 基于FPGA/CPLD的多速率信號處理工程應用與工程課題實訓
1. 多速率信號處理概述以及取樣率變換性質
2. 基于FPGA/CPLD的抽取工程應用以及工程課題實訓
3. 基于FPGA/CPLD的插值工程(cheng)應用以及工程(cheng)課題實訓
第九篇 基于FPGA/CPLD的同步技術工程應用與工程課題實訓
1. 基于FPGA/CPLD的載波同步工程應用與工程課題實訓
2. 基于FPGA/CPLD的位(碼元)同步工程應用與工程課題實訓
3. 基于FPGA/CPLD的幀同步工程(cheng)應(ying)用與工程(cheng)課題(ti)實訓
第(di)十篇 項(xiang)目(mu)實訓(xun) 項(xiang)目(mu)名稱(cheng):基于BPSK調制解調的高(gao)速數(shu)(shu)字化無線通(tong)(tong)(tong)信(xin)系統(tong) 核心技術:碼NCO、成(cheng)形(xing)濾(lv)波器、載波NCO、高(gao)斯(si)白噪(zao)聲、數(shu)(shu)字下變頻、BPSK調制解調、CIC濾(lv)波器、載波環(huan)跟蹤(科斯(si)塔斯(si)Costas環(huan))、數(shu)(shu)字上(shang)變頻、高(gao)斯(si)濾(lv)波、抽取、插值、低通(tong)(tong)(tong)濾(lv)波。(注:這些核心技術全(quan)部是(shi)通(tong)(tong)(tong)過軟(ruan)件編程的方式實現(xian))
項目主要內容:
該(gai)通信(xin)(xin)系統有兩部分組成,一部分為(wei)高速數(shu)字化無(wu)線(xian)通信(xin)(xin)發(fa)射(she)機(ji),一部分為(wei)高速數(shu)字化無(wu)線(xian)通信(xin)(xin)接收機(ji)。 在基于FPGA設計的高速數(shu)字化無(wu)線(xian)通信(xin)(xin)發(fa)射(she)機(ji)中,信(xin)(xin)源碼經過低通濾波(bo)等(deng)變換后(hou)進行BPSK調(diao)制,然后(hou)再通過數(shu)字上變頻(pin)(pin)(pin)將基帶信(xin)(xin)號混頻(pin)(pin)(pin)到中頻(pin)(pin)(pin)信(xin)(xin)號,再經過濾波(bo)后(hou)送D/A轉換器輸(shu)出射(she)頻(pin)(pin)(pin)信(xin)(xin)號。以上這些工作全部是(shi)在FPGA內通過Verilog編程(cheng)實現。 |