PCIE(PCI Express)數據采集卡開發培訓班 |
課程描述 |
學習pcie總線基礎知識,pcie總線設備(bei)開(kai)發和調試等實踐知識
學習可超越pci experss總線自身(shen)的(de)使(shi)用(yong)(yong),理解(jie)再一個通(tong)用(yong)(yong)處理器(qi)系統中局部(bu)(bu)總線的(de)設計思路與(yu)實現方法,從而理解(jie)其他處理器(qi)系統使(shi)用(yong)(yong)的(de)局部(bu)(bu)總線。
了解(jie)新(xin)一代io互連(lian)結構(gou)的(de)過程(cheng)中獲得計算機體系結構(gou)方面的(de)理論和知識,提高計算機系統硬(ying)件(jian)和軟(ruan)件(jian)的(de)開發能力。 |
入學要求 |
本課程主要針對具備一定基礎的,準備或者正在設計基于PCIE的數據采集系統方案的學員。
|
班級規模及環境 |
為(wei)了保證(zheng)培(pei)訓效果,增加互動環節(jie),我們堅持(chi)小班(ban)授課(ke),每期報(bao)名人(ren)(ren)數限3到5人(ren)(ren),多余人(ren)(ren)員安排(pai)到下一(yi)期進行。 |
開課時間和上課地點 |
上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:云峰大廈
近開課時間(周末班/連續班/晚班):數據采集PCIE開班時間:2025年9月15日..實用實戰....用心服務..........--即將開課--........................ |
學時和學費 |
☆課時: 共5天,30學時
☆外地學員:代理安排食宿(需提前預定)
☆注重質量
☆邊講邊練
☆合格學員免費推(tui)薦工(gong)作
★實驗設備請點擊這兒查看★ |
新優惠 |
☆團體報名優惠措施:兩人(ren)95折優(you)惠(hui),三(san)人(ren)或三(san)人(ren)以上(shang)9折優(you)惠(hui) 。注意:在(zai)讀學生憑學生證,即使一個人(ren)也優(you)惠(hui)500元(yuan)。 |
質量保障 |
1、培訓過程中,如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽;
2、培訓結束后免費提供一個月的技術支持,充分保證培訓后出效果;
3、培訓合格學員可享受免費推薦就業機會。 |
課程大綱 PCIE(PCI Express)數據采集卡開發培訓班 |
|
第一階段 |
1 PCIE(PCI Express)局部總線設備基礎知識
1.1 總線性能指標
1.2 PC局部總線發展
1.3 數據采集系統概述
1.3 PCI設備設計方案
1.3.1 IC
1.3.2 PCIE(PCI Express) IP核
1.3.3 PCIE(PCI Express)接口芯片
1.4 PCIE(PCI Express)設備開發
1.4.1 開發流程
1.4.2 開發手段
2 PCIE(PCI Express)局部總線規范
2.1 PCI協議范圍
2.2關鍵詞
2.3 PCIE(PCI Express)總線信號定義
2.3.1 總述
2.3.2 信號類型
2.3.3 信號定義
2.4 PCIE(PCI Express)局部總線
2.5 PCIE(PCI Express)局部總線電氣規范及機械特性
2.5.1 電氣環境
2.5.2 關鍵
2.5.3 驅動
2.6 PCIE(PCI Express)總(zong)線擴展
3. Pcie體系結構的組成部件和Pci experss配置詳解
4. 設計需求分析與功能定義
5. 系統工作原理分析
6. PCIE(PCI Express)接口芯片
7. FPGA內部結構設計和代碼設計詳解
實驗:
1. PCIE(PCI Express)采集卡開發環境的建立
2. 開發軟件使用實驗
pcie總線的基礎知識 |
- 端到端的數據傳遞
- pcie總線使用的信號
- pcie總線的層次結構
- pcie擴展
- pcie設備的初始化
|
pcie體系結構的組成部件 |
- 基于pcie架構的處理器系統
- 組成結構
- 硬件原理
- 端口
- 要點
- pcie設備關鍵
- power management講解
- pci express 結構
- pci express 要點
|
|
第二階段 |
1. 硬件系統實現
2. 開發技巧
3. FPGA與PCIE協同設計
4. PCIE接口芯片的總線操作詳解和開發技巧
5. 中斷開發詳解和技巧
6. PCI配置寄存器詳解和開發技巧,
7.
DMA寄存器詳解和開發技巧,
8.
IO寄存器配置詳解和開發技巧
實驗:
1. PCIE(PCI Express)采集卡VERILOG開發實驗
2. 狀態機編程實驗
3. VERILOG編程思想
4. FPGA VERILOG 編程控制PCIE(PCI Express)采集卡實驗
|
第三階段 |
1. ddk開發pci總線設備驅動程序
2. Windows pci設備驅動
3. PCIE Windows新WDF架構驅動的編寫思路和技巧
4. PCIE(PCI Express)采集卡Windows驅動的電源管理設計
5. PCIE(PCI Express)采集卡Windows驅動的中斷設計
5. PCIE(PCI Express)采集卡Windows驅動的數據傳輸和讀寫設計
6. PCIE(PCI Express)采集卡Windows驅動和應用程序通信的編程設計
7. PCIE(PCI Express)采(cai)集卡的初始化過(guo)程(cheng)
8. PCIE(PCI Express)采集卡的中斷處理
實驗:
1. PCIE(PCI Express)采集卡Windows驅動開發實驗
2. PCIE(PCI Express)采集卡Windows應用程序開發實驗
|
|